X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
关于我们
欢迎来到科易网(仲恺)技术转移协同创新平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
成果 专家 院校 需求
当前位置: 首页 >  科技成果  > 详细页

[00981410]GHz微处理器的高速时钟网络设计

交易价格: 面议

所属行业: 网络

类型: 非专利

交易方式: 资料待完善

联系人:

所在地:

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

GHz时钟网络设计被列为21世纪集成电路物理设计的十大前沿问题之一,也是我国十五863计划和自然科学基金SOC重大研究计划的重要研究课题。在超深亚微米、特大规模GHz微处理器的设计中,该项目的研究内容为自动实现GHz时钟网络的自动综合,使得在几十皮秒的系统时钟偏差范围内,将数千兆赫兹(Multi-GHz)的系统时钟信号,准确地从时钟源送达几厘米之远的芯片各接收端点。研究结果得到国际学术同行关注,已在与美国Synopsys公司和日本精工EDA公司的合作研发项目中得到应用,该软件经国内工业用户的使用也得到了较高的评价。
GHz时钟网络设计被列为21世纪集成电路物理设计的十大前沿问题之一,也是我国十五863计划和自然科学基金SOC重大研究计划的重要研究课题。在超深亚微米、特大规模GHz微处理器的设计中,该项目的研究内容为自动实现GHz时钟网络的自动综合,使得在几十皮秒的系统时钟偏差范围内,将数千兆赫兹(Multi-GHz)的系统时钟信号,准确地从时钟源送达几厘米之远的芯片各接收端点。研究结果得到国际学术同行关注,已在与美国Synopsys公司和日本精工EDA公司的合作研发项目中得到应用,该软件经国内工业用户的使用也得到了较高的评价。

推荐服务:

Copyright © 2015 科易网 版权所有 闽ICP备07063032号-5